Главная страница Каналообразующая аппаратура [0] [1] [2] [3] [4] [5] [6] [7] [8] [9] [10] [11] [12] [13] [14] [15] [16] [17] [18] [19] [20] [21] [22] [23] [24] [25] [26] [27] [28] [29] [ 30 ] [31] [32] [33] [34] [35] [36] [37] [38] [39] [40] [41] [42] [43] [44] [45] [46] [47] [48] [49] [50] [51] [52] [53] [54] [55] [56] [57] [58] [59] [60] [61] [62] [63] [64] [65] [66] [67] [68] [69] [70] [71] [72] [73] [74] [75] [76] [77] [78] [79] [80] [81] [82] [83] месте цикла (см. ряс. 1.46), которое соответствует иом-еру канала. Информация, необходимая для цикловой синхронизации, также направляется в отведенное ей место в общем потоке битов, например в виде «сосредоточенной» синхронизирующей комбинации в начале цикла. Упомянутый поток передается по линии связи на приемную сторону системы с ВРК с помощью передающего (Прд) и приемного (Прм) устройств (см. разд. 1.4.2.4) [1.43, 1.52]. Вх1 -I Муль-пексор - Прм Гlepeaющan часть системы ВРК --IjaKT Такт-- Дискретный канал Де-ллуль- ТИП- пексор Вых1 Вых2 I-Вых N- Приемная часть системы ВРК Рис. 1.47. Схема системы временного разделения каналов (показаны только элементы для передачи в одном направлении): Бх. I, Вх. 2..... Вх. n - входные блоки каналов; Вых. 7, Вых. 2..... Вых. JV - выходные блоки каналов; ТЦС - тактовый генератор и устройство для цикловой синхронизации; Прд, Прм - устройства для передачи и приема общего потока битов На приемной стороне для выявления цикла с помощью устройства синхронизации выделяется и затем непрерывно контролируется синхронизирующая комбинация. Устройство синхронизации устанавливает демультиплексор в состояние, отвечающее поступлению синхронизирующей комбинации, так что информационные биты, соответствующие индивидуальным каналам, в надлежащие моменты времени считываются и распределяются по выходным блокам каналов Вых.1,..., Вых.М. От них сигналы данных в своей первоначальной форме передаются далее. Система с ВРК должна быть синхронизирована по битам с дискретным каналом, используемым для передачи группового потока битов. Если такты задаются приемопередающей аппаратурой, то соответствующие тактовые сигналы поступают на блоки системы с ВРК от приемника и передатчика, как это показано на рис. 1.47 (на передающей стороне - в направлении, противоположном групповому потоку битов). Такой режим работы возможен всегда, в том числе и тогда, когда дискретным каналом служит один из временных каналов ИКМ тракта. Но, с другой стороны, можно сделать и так, чтобы тактовый синхросигнал всегда совпадал по направлению передачи с групповым сигналом данных. В этом случае на передающей стороне тактовый сигнал, как и данные, с выхода системы с ВРК поступает на передатчик, т. е. передается в направлении, противоположном указанному на рис. 1.47. Если речь идет об аппаратуре, предназначенной для передачи группового потока битов по каналам ТЧ и первичным групповым каналам, а также НЧ кабелям, последний режим работы всегда осуществим, поскольку указанная аппаратура допускает внен1нюю синхронизацию. Однако при использовании для такой передачи временного канала ИКМ с автономной синхронизацией между передающей частью многоканальной системы с ВРК и временным каналом системы ИКМ взаимного синхронизма нет [1.61]. В этом случае передача группового потока битов требует специальных устройств для еогласования скоростей. Характеристики систем с временным разделением каналов. Ниже рассматриваются такие важнейн1ие характеристики многоканальных систем с ВРК, как способ объединения сигналов индивидуальных каналов, цикловая синхронизация и согласование скоростей передачи (стаффинг). Из двух уже упоминавн1ихся способов объединения сигналов индивидуальных каналов - посимвольного и погруппового - первый позволяет особенно просто организовать временное разделение каналов. Поскольку в этом случае сигналы данных, передаваемые по отдельным каналам, объединяются мультиплексором в общий групповой поток битов посимвольно, т. е. по отдельным битам, то во входном блоке каждого канала только один бит подлежит промежуточному запоминанию на то время, пока он не будет помещен на соответствующее место (позицию) в цикле. Передаваемый сигнал данных по своему фазовому положению может быть сдвинут относительно тактов запоминающего устройства максимум на единичный интервал (длительность одного бита), поэтому в рассматриваемой многоканальной системе наибольпаее время задержки при переводе одного бита в групповой поток равно длительности двух единичных интервалов. Такое распределение группового потока битов по каналам, поскольку при нем отдельные биты ставятся в соответствие индивидуальным каналам, оказывается весьма гибким и допускает объединение «прозрачных» и стаффин-говых каналов (см. ниже подраздел «Виды каналов») с различными скоростями в одной системе. Посимвольное объединение целесообразно в тех случаях, когда скорости передачи в индивидуальных каналах равны между собой либо кратны некоторой общей «основной скорости» или когда на мультиплексор возложены только задачи, связанные исключительно с передачей информации (в отличие от мультиплексоров с формированием знаковых циклов для частных сетей). При погрупповом объединении поток битов в каждом канале
подразделяется на группы битов определенной длины. Это целесообразно, главным образом, в тех случаях, когда каждая такаяг группа содержит единую общую информацию, как, например, биты одного стартстопного знака (рис. 1.48а) или одного конверта (рис, 1.486, в), и когда мультиплексор выполняет некоторые задачи об- Рис. 1-48. Группы битов с единым информационным содер-жапием: а) с) стартстопный знак: А - стартовый бит; 1\, .... /п - информационные биты; Z - стоповый бит; б) конверт на е) 8-1-2 бита: S - статусный бит; F - синхронизирующий бит; /ь h - информационные биты; с) конверт на 6+2 Ш g) га: F - синхрониз-чрующий бит; /,, .... /е информ-ацион-пые биты; S - статусный бит работки данных, связанные с их передачей, например восстановление стопового элемента или обработка управляющей информации, относящейся к индивидуальным каналам. При этом входной блок канала Вх. должен выявить начало текущего знака или конверта и направить все относящиеся к нему элементы в одну (многозвенную) ячейку памяти. В установленной вслед за ней промежуточной ячейке памяти эта группа битов подготавливается к тому, чтобы мультиплексор мог вставить ее в соответствующее данному индивидуальному каналу место цикла. Поэтому собственное время задержки многоканальной системы с ВРК при погрупповом способе объединения может достигать удвоенной длительности знака или конверта. Для цикловой синхронизации выделена относительно небольшая часть общего числа битов, содержащихся в цикле. Они размещаются виутри цикла строго определенным образом - так, что выявление их на приеме гарантирует правильное восстановление соответствия между полезными битами цикла и индивидуальными каналами. Биты, используемые для цикловой синхронизации, могут располагаться в виде единой синхронизирующей комбинации в начале цикла (см. рис. 1.46) или в другом крайнем случае - равномерно распределяться внутри всего цикла. В синхронных сетях передачи данных (см. разд. 3.3.2) стремятся к полному синхронизму всех элементов сети. Пока эта цель не достигнута, в системе передачи с ВРК изохронный сигнал данных, должен передаваться по синхронному каналу, с которым, однако, он не синхронизирован, т. е. скорость передачи по каналу может не совпадать со скоростью модуляции сигнала. После передачи должно быть обеспечено восстановление сигнала данных (без по-4-11 91 [0] [1] [2] [3] [4] [5] [6] [7] [8] [9] [10] [11] [12] [13] [14] [15] [16] [17] [18] [19] [20] [21] [22] [23] [24] [25] [26] [27] [28] [29] [ 30 ] [31] [32] [33] [34] [35] [36] [37] [38] [39] [40] [41] [42] [43] [44] [45] [46] [47] [48] [49] [50] [51] [52] [53] [54] [55] [56] [57] [58] [59] [60] [61] [62] [63] [64] [65] [66] [67] [68] [69] [70] [71] [72] [73] [74] [75] [76] [77] [78] [79] [80] [81] [82] [83] 0.013 |